基于分布式算法FIR滤波器的设计与实现
DOI:
作者:
作者单位:

作者简介:

通讯作者:

基金项目:

伦理声明:



Design of FIR Filter Based on the Distributed Arithmetic
Author:
Ethical statement:

Affiliation:

Funding:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
    摘要:

    提出了一种基于现场可编程逻辑器件(FPGA)的有限冲击响应(Finite Impusle Response, FIB)滤波器的设计新方法,该方法利用分布式算法来并行实现FIR数字滤波器硬件电路,并用VHDL编程。仿真实验结果表明,该方法能使设计简单、灵活,同时利用加法器代替乘法器不仅节约了硬件资源,而且提高了数字信号处理的速度。

    Abstract:

    The paper introduces the new scheme design of FIR filter based on FPGA.The hardware of the digital FIR filter is implemented with the distributed arithmetic,programmed with VHDL language.The experiment results indicate that the approach is feasible,and it

    参考文献
    相似文献
    引证文献
引用本文

伍尤富.基于分布式算法FIR滤波器的设计与实现[J].太赫兹科学与电子信息学报,2007,5(5):

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期:
  • 出版日期:
关闭